Topologie | Abwärtswandler |
Eingangsspannung | 1.2 V |
Ausgang 1 | 0.9 V / 0.75 A |
IC-Revision | 1 |
The ARD_X_AUP_A1 and ARD_X_AUP_A2 are scalable power supplies designed to provide power to Xilinx Artix UltraScale+ Medium/Low power FPGA devices. The designs are scalable to support the cost- and power-optimized FPGA devices including AU10P, AU15P, AU20P, and AU25P.
Artikel Nr. | Datenblatt | Simulation | Downloads | Status | Produktserie | C | Tol. C | VR (V (DC)) | Bauform | Betriebstemperatur | DF (%) | RISO | Keramiktyp | L (mm) | W (mm) | H (mm) | Fl (mm) | Verpackung | Muster | |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
885012106006 | SPEC | 8 Dateien | Aktiv i| Produktion ist aktiv. Erwartete Lebenszeit: >10 Jahre. | WCAP-CSGP MLCCs 6.3 V(DC) | 10 µF | ±20% | 6.3 | 0603 | -55 °C up to +85 °C | 15 | 0.005 GΩ | X5R Klasse II | 1.6 | 0.8 | 0.8 | 0.35 | 7" Tape & Reel | |||
885012107014 | SPEC | 8 Dateien | Aktiv i| Produktion ist aktiv. Erwartete Lebenszeit: >10 Jahre. | WCAP-CSGP MLCCs 16 V(DC) | 10 µF | ±20% | 16 | 0805 | -55 °C up to +85 °C | 10 | 0.01 GΩ | X5R Klasse II | 2 | 1.25 | 1.25 | 0.5 | 7" Tape & Reel |
Artikel Nr. | Datenblatt | Simulation | |
---|---|---|---|
885012106006 | SPEC | ||
885012107014 | SPEC |
Muster |
---|
Artikel Nr. | Datenblatt | Simulation | Downloads | Status | Produktserie | C | Tol. C | VR (V (DC)) | Bauform | Betriebstemperatur | DF (%) | RISO | Keramiktyp | L (mm) | W (mm) | H (mm) | Fl (mm) | Verpackung | Muster |
---|